«…лишь недалекие люди боятся конкуренции, а люди подлинного творчества ценят общение с каждым талантом…» А. Бек, Талант.

ПЦУСБ/Лекция 7

Материал из Wiki
< ПЦУСБ
Версия от 10:02, 29 ноября 2013; ANA (обсуждение | вклад)

(разн.) ← Предыдущая | Текущая версия (разн.) | Следующая → (разн.)
Это снимок страницы. Он включает старые, но не удалённые версии шаблонов и изображений.
Перейти к: навигация, поиск
Лекции ПЦУСБ

Лекции

Практические
Тесты

Лабораторные

Доп. материалы

Содержание

Классификация ПЛИС

1.gif
Классификация программируемых логических интегральных схем (ПЛИС)
  • постоянные запоминающие устройства (ПЗУ)
  • программируемые логические матрицы (ПЛМ) = Programmable Logic Arrays (PLA)
  • программируемые матрицы логики ПМЛ или PAL — Programmable Array Logic (англ.)
  • сложные программируемые логические устройства (CPLD = Complex Programmable Logic Device))
  • программируемые пользователем вентильные матрицы (FPGA — Field- Programmable Gate Array)


Программируемая логическая матрица (ПЛМ)

Обобщенная структура ПЛМ.gif
Обобщенная структура ПЛМ


Представление внутренней структуры схем ПЛМ.gif
Представление внутренней структуры схем ПЛМ


Программируемые матрицы логики ПМЛ или PAL

Обобщенная структура ПМЛ.gif
Обобщенная структура ПМЛ

CPLD

Пример внутренней схемы CPLD.gif
Пример внутренней схемы CPLD


Внутренняя схема макроячейки микросхемы CPLD.gif
Внутренняя схема макроячейки микросхемы CPLD


FPGA

Обобщенная структура микросхем FPGA.png
Обобщенная структура микросхем FPGA
Пример внутреннего устройства LUT ПЗУ.gif
Пример внутреннего устройства LUT ПЗУ
Пример схемы логического блока FPGA микросхемы.gif
Пример схемы логического блока FPGA микросхемы
Пример запрограммированного участка FPGA.png
Пример запрограммированного участка FPGA
  • Первые два блока LUT запрограммированы на реализацию функций f1=x1x2 и f2=x2x3. Третий LUT реализует функцию f=f1+f2.

Структура блока SliceL

Ris SliceL.png
Структура блока SliceL

Описание Spartan3