ПЦУСБ/Лекция 7 — различия между версиями
Материал из Wiki
				
								
				< ПЦУСБ
				
																
				
				
								
				| ANA  (обсуждение | вклад) | ANA  (обсуждение | вклад)  м (→Классификация ПЛИС) | ||
| Строка 14: | Строка 14: | ||
| * сложные программируемые логические устройства (CPLD = Complex Programmable Logic Device)) | * сложные программируемые логические устройства (CPLD = Complex Programmable Logic Device)) | ||
| * программируемые пользователем вентильные матрицы (FPGA — Field- Programmable Gate Array) | * программируемые пользователем вентильные матрицы (FPGA — Field- Programmable Gate Array) | ||
| + | |||
| + | |||
| + | * [http://digteh.ru/digital/FPGA/ источник] | ||
| == Программируемая логическая матрица (ПЛМ) == | == Программируемая логическая матрица (ПЛМ) == | ||
Версия 01:03, 23 ноября 2013
| Содержание | 
Классификация ПЛИС
| Классификация программируемых логических интегральных схем (ПЛИС) | 
|---|
- постоянные запоминающие устройства (ПЗУ)
- программируемые логические матрицы (ПЛМ) = Programmable Logic Arrays (PLA)
- программируемые матрицы логики ПМЛ или PAL — Programmable Array Logic (англ.)
- сложные программируемые логические устройства (CPLD = Complex Programmable Logic Device))
- программируемые пользователем вентильные матрицы (FPGA — Field- Programmable Gate Array)
Программируемая логическая матрица (ПЛМ)
| Обобщенная структура ПЛМ | 
|---|
| Представление внутренней структуры схем ПЛМ 
 
 | 
|---|
Программируемые матрицы логики ПМЛ или PAL
| Обобщенная структура ПМЛ | 
|---|
CPLD
| Пример внутренней схемы CPLD | 
|---|
| Внутренняя схема макроячейки микросхемы CPLD | 
|---|
FPGA
| Обобщенная структура микросхем FPGA | 
|---|
| Пример внутреннего устройства LUT ПЗУ | 
|---|
| Пример схемы логического блока FPGA микросхемы | 
|---|
| Пример запрограммированного участка FPGA | 
|---|
- Первые два блока LUT запрограммированы на реализацию функций f1=x1x2 и f2=x2x3. Третий LUT реализует функцию f=f1+f2.
Структура блока SliceL
| Структура блока SliceL | 
|---|












